作者:empty 页数:3019 出版社:empty |
本参考手册面向应用开发人员, 提供有关使用STM32H7x 3微控制器存储器与外设的完整信息,STM32H7x 3构成一个微控制器系列, 各产品具有不同的存储器大小、封装和外设有关订购信息以及器件的机械与电气特性,请参见相应的数据手册,有关带FPU的ARM Cortex-M 7内核的信息, 请参见相应的ARM技术参考手册。
文档约定.
1.1寄存器相关缩写词列表.
1.2词汇表.
1.3外设可用性.
存储器和总线架构.
2.1系统架构.
2.2存储器组织结构,
2.5嵌入式Flash(FLASH)
存储器映射和寄存器边界地址:
框图.
引脚和内部信号
Flash架构, .
Flash读操作
误码校正(ECC) .
循环冗余校验模块.
Flash编程/擦除操作.
更改用户选项字节.
Flash按错误标志.
同时在存储区1和存储区2上执行读取/编程/擦除操作.
FLASH选项字节.
保护机制:1.
Flash存储区交换
Flash访间控制寄存器(FLASH_ACR) .
存储区1的FLASH密钥寄存器(FLASH_KEY R 1) .
Flash选项密钥寄存器(FLASH_PT KEY R) .
存储区1的FLASH控制寄存器(FLASH_CR 1) .
存储区1的FLASH状态寄存器(FLASH_SR 1) .
存储区1的FLASH清零控制寄存器(FLASH_CCR 1) .
Flash选项控制寄存器(FLASH_PT CR) .
FLASH选项状态寄存器(当前值) (FLASH_PTS R_CUR) .
FLASH选项状态寄存器(要编程的值) (FLASH_PTS R_PRG) . 144
FLASH选项清空控制寄存器(FLASH_PT CCR) .146
存储区1的FLASH保护地址(当前值) (FLASH_PRAR_CUR 1) . 147
存储区1的FLASH保护地址(要编程的值) (FLASH_PRAR_PRG 1) . 148
存储区1的FLASH安全地址(当前值) (FLASH_SCAR_CUR 1) . 149
存区1的FLASH安全地址(要编程的) (FLASH_SCAR_PRG 1) . 150
存储区1的FLASH扇区写保护(当前值) (FLASH_WPS N_CUR1R) . 150
存储区1的FLASH扇区写保护(要编程的值)
(FLASH_WPS N_PRG1R) .151
包含自举地址的FLASH寄存器(当前值) (FLASH_BT_CURR) .151
包含自举地址的FLASH寄存器(要编程的值)
(FLASH_BT_PR GR) .152
存储区1的FLASH CRC控制寄存器(FLASH_CRC CR 1) .152
存储区1的FLASH CRC起始地址寄存器(FLASH_CRCSADD1R) .154
存储区1的FLASH CRC结束地址寄存器(FLASH_CRCEADD1R) .154
FLASH CRC数据寄存器(FLASH_CRC DATA R) .155
存储区1的FLASH ECC失效地址FLASH_ECC_FA1R) .155
存储区2的FLASH密钥寄存器(FLASH_KEY R 2) .156
存锗区2的FLASH控制寄存器(FLASH_CR 2) .156
存储区2的FLASH状态寄存器(FLASH_SR 2) .160
存储区2的FLASH清零控制寄存器(FLASH_CCR 2) .163
存储区2的FLASH保护地址(当前值) (FLASH_PRAR_CUR 2) .164
存储区2的FLASH保护地址(要编程的值) (FLASH_PRAR_PRG 2) . 165
存储区2的FLASH安全地址(当前值) (FLASH_SCAR_CUR 2) .166
存储区2的FLASH安全地址(要编程的值) (FLASH_SCAR_PRG 2) . 167
存储区2的FLASH扇区写保护(当前值) (FLASH_WPS N_CUR2R) . 167
存储区2的FLASH扇区写保护(要编程的值)
存储区2的FLASH CRC控制寄存器(FLASH_CRC CR 2) .168
存储区2的FLASH CRC起始地址寄存器(FLASH_CRCSADD2R) . 170
存储区2的FLASH CRC结束地址寄存器(FLASH_CRCEADD2R) . 170
存储区2的FLASH ECC失效地址(FLASH_ECC_FA2R) .171
文档ID029587Rev1 English Rev 3
(FLASH_WPS N_PRG2R) .
相关特性
自举状态机.
安全访问模式配置
调用根安全服务.
根安全服务说明.
访问规则.
设置安全用户存储区
移除安全用户存储区.
选择安全用户软件.
框图.
AS IB配置.
A MIB配置1.
文档ID029587Rev1EngihRev 31
3.6
安全存储管理.
4.1前言.
4.2词汇表
4.3Flash保护.
4.4安全访问模式.
4.5
4.6安全用户软件.
4.7
AXI互连.
5.1AXI简介.
5.2AXI互连主要特性.
5.3AXI互连功能说明.
AXI互连-外设ID 4寄存器(AXI_PERIPH_ID_4) .
AXI互连-外设I D寄存器(AXI_PERIPH_ID_0) .
AXI互连-外设ID 1寄存器(AXI_PERIPH_ID_1) .
AXI互连·外设ID 2寄存器(AXI_PERIPH_ID_2) .
AXI互连-外设ID 3寄存器(AXI_PERIPH_ID_3) .
AXI互连-组件I D寄存器(AXI_PERIPH_ID_0) .
AXI互连-组件ID 1寄存器(AXI_PERIPH_ID_1) .
AXI连-组件ID 2寄存器(AXI_PERIPH_ID_2) .
AXI互连-组件ID 3寄存器(AXI_PERIPH_ID_3)
AXI互连-TARG x总线矩阵发布功能寄存器
(AXI_TARG X_FN_MD_ISS_BM) .
AXI瓦连-TARG X总线矩阵功能2寄存器(AXI_TARG x_FN_MD 2) . 194
AXI互连-TARG X长突发功能修改奇存器(AXI_TARG x_FN_MD_LB) . 194
AXI互连-TARG x发布功能修改寄存器(AXI_TARG x_FN_MD) . 195
AXI互连-IN IX功能修改2寄存器(AXI_IN Ix_FN_MD 2) .195
AXI互连-IN IX AHB功能修改寄存器(AXI_IN Ix_FN_MD_AHB) .196
AXI互连-IN Ix读取QS寄存器(AXI_IN Ix_READ_QS) .196
AXI互连-IN Ix写入QS寄存器(AXI_IN IX_WRITE_QS) .197
AXI互连-IN Ix发布功能修改寄存器(AXI_IN x_FN_MD) .197
PWR引脚和内部信号.208
系统电源启动.212
内核域.213
PWR外部电源.214
备份域.215
VB AT电池充电.216
模拟电源.217
USB稳压器.217
文档ID029587Rev1EnglishRev3L5/3019
上电复位(PR) /掉电复位(PDR) .218
欠压复位(B R) .219
可编程电压检测器(PVD).220
模拟电压检测器(AVD) .221
电池电压值.222
温度阀值.223
工作模式.224
电压调节.227
电源控制模式:228
电源管理示例.231
降低系统时钟速度.237
控制外设时钟.237
进入低功耗模式.237
退出低功耗模式238
C Sleep模式.238
C Stp模式.239
D Stp模式:.240
停止模式.241
D Standby模式.243
待机模式.245
PWR控制寄存器1(PWR_CR 1) .
PWR控制状态寄存器1(PWR_CSR 1) .
PWR控制寄存器2(PWR_CR 2) .
PWR控制寄存器3(PWR_CR 3) .
PWR CPU控制寄存器(PWR_CPU CR)
PWR D 3域控制寄存器(PWR_D3CR) .
PWR唤醒清除寄存器(PWR_WKU PCR)
PWR唤醒标志寄存器(PWR_WK UP FR) .
PWR唤醒使能和极性寄存器(PWR_WK UP EPR) .
PWR寄存器映射.
电源控制(PWR) .
6.1前言.
6.2PWR主要特性
6.3PWR框图.
6.4电源.
使用LP UART 1接的存储器至外设传输.
基于LP UART 1发送的低功耗应用示例总体说明.
备选实现方式.
上电/掉电复位.
系统复位
本地复位.
复位源标识.
低功耗模式安全复位(I pwr_rs)
备份域复位.
上电和唤醒序列.
时钟命名约定.
振荡器说明.
时钟安全系统(CSS) .
时钟输出生成(MC 1/MC 2)
PLL描述.
系统时钟(sys_ck) .
在停止和待机模式下处理时钟发生器
内核时钟选择.
常规时钟概念概述
外设分配.
外设时钟门控.
CPU和总线钜阵时钟门控
文档ID029587Rev1lEnglihRev3l
文档ID029587Rev1lEnglihRev 31
寄存器映射概述.
RCC源控制寄存器(RCC_CR) .
RCC内部时钟源校准寄存器(RCC_ICS CR)
RCC时钟恢复RC寄存器(RCC_CRRC R) .
RCC时钟配置寄存器(RCC_CFG R) .
RCC城1时钟配置寄存器(RCC_D1CFGR) .
RCC城2时钟配置寄存器(RCC_D2CFGR) .
RCC域3时钟配置寄存器(RCC_D3CFGR) .
RCC PLL时钟源选择寄存器(RCC_PLLC KS ELR) .